Není foto: A. G.
ID 1038354

A. G.

Aktuálně nemá zájem o pracovní nabídky
E-mailová adresa
Telefonní číslo

Je nám líto, tato osoba aktuálně nemá zájem o pracovní nabídky. Podívejte se na podobné uchazeče, kteři by Vás mohli zajímat

Chtějí pracovat jako:

Vzdělání Vysokoškolské

Fakulta elektrotechniky a komunikačních technologií VUT

Mikroelektronika

září 2023 – dosudVysokoškolské

Fakulta elektrotechniky a komunikačních technologií VUT

Mikroelektronika a technologie

září 2020 – červen 2023Bakalářské

Praxe 3 roky a 7 měsíců

ON*****emi

Digital design verification engineer

červen 2022 – dosud 3 roky a 7 měsíců

Verifikace čislicových obvodů

Jazyky

angličtinastředně pokročilá

češtinapokročilá

ukrajinštinavýborná

Řidičský průkaz

B - osobní auta

Technické znalosti

Operační systémy

Linux / BSD / Unix

MS Windows XP / Vista / 7

Programovací jazyky

C / C++Pokročilý

PythonPokročilý

Databázové systémy

SQLitePokročilý

Další programy a počítačové znalosti

Umím navrhovat kombinační a sekvenční obvody, sestavovat verifikační prostředí s využitím jazyka SystemVerilog, VHDL, Verilog. V praxi použivam systémy správy verzí SVN a Git, tecnologie GitHub a BitBucket. Mám zkušeností práce s jadrem ARM Cortex M0 a M0+, vyborně se orientuju v architekturách těchto procesorů. V praxi použivám metodologie UVM a UVMF. Zkušenosti s digitálními simulátory Questa a Xcelium. Základní znalosti jazyku TCL a SystemC. Mám zkušnosti návrhu analogových IO. Praxe: Sestavení verifikačního prostředi pro testování složitých periferií procesoru ARM Cortex M0+ s použitím metodologie UVMF včetně návrhu a realizaci všech potřebných částí. Realizace modelu pro Siemens Vista. Prace s protokoly SPI, I2C, AHB-Lite, APB, memory interface. Verifikace komponent s použitím CRC a ECC. Návrh verifikáčných komponent pro ARM Cortex M0/M0+.

Kurzy

Stáž analog design ve firmě ONsemi

Návrh analogových integrovaných obvodů

červenec 2022

Klientský servis

ilustrtivní obrázek operátorky
Po - Pá
8 - 17 hod.

+420 777 77 45 45